Compare commits
6 Commits
Author | SHA1 | Date | |
---|---|---|---|
f4a3e3bb8b | |||
f5b19ae9fc | |||
48bdad0e8b | |||
bb7e172316 | |||
3801d523de | |||
d1475b5a4f |
@ -23,6 +23,9 @@ module FULL_ADDER(S,CO,A,B, CI);
|
|||||||
output S,CO;
|
output S,CO;
|
||||||
input A,B, CI;
|
input A,B, CI;
|
||||||
|
|
||||||
//TBD
|
wire Y, CO1, CO2;
|
||||||
|
HALF_ADDER ha1(.Y(Y), .C(CO1), .A(A), .B(B));
|
||||||
|
HALF_ADDER ha2(.Y(S), .C(CO2), .A(Y), .B(CI));
|
||||||
|
or (CO, CO1, CO2);
|
||||||
|
|
||||||
endmodule;
|
endmodule
|
||||||
|
@ -22,6 +22,7 @@ module HALF_ADDER(Y,C,A,B);
|
|||||||
output Y,C;
|
output Y,C;
|
||||||
input A,B;
|
input A,B;
|
||||||
|
|
||||||
// TBD
|
xor digit(Y, A, B);
|
||||||
|
and carry(C, A, B);
|
||||||
|
|
||||||
endmodule;
|
endmodule
|
||||||
|
6
logic.v
6
logic.v
@ -20,7 +20,7 @@ output [63:0] Y;
|
|||||||
//input list
|
//input list
|
||||||
input [63:0] A;
|
input [63:0] A;
|
||||||
|
|
||||||
// TBD
|
RC_ADD_SUB_64 twoscomp64_sub(.Y(Y), .A(64'b0), .B(A), .SnA(1'b1));
|
||||||
|
|
||||||
endmodule
|
endmodule
|
||||||
|
|
||||||
@ -31,7 +31,7 @@ output [31:0] Y;
|
|||||||
//input list
|
//input list
|
||||||
input [31:0] A;
|
input [31:0] A;
|
||||||
|
|
||||||
// TBD
|
RC_ADD_SUB_32 twoscomp32_sub(.Y(Y), .A(0), .B(A), .SnA(1'b1));
|
||||||
|
|
||||||
endmodule
|
endmodule
|
||||||
|
|
||||||
@ -143,4 +143,4 @@ input [1:0] I;
|
|||||||
|
|
||||||
// TBD
|
// TBD
|
||||||
|
|
||||||
endmodule
|
endmodule
|
||||||
|
@ -29,7 +29,21 @@ input [63:0] A;
|
|||||||
input [63:0] B;
|
input [63:0] B;
|
||||||
input SnA;
|
input SnA;
|
||||||
|
|
||||||
// TBD
|
// carry-in bits for each 1-bit full adder
|
||||||
|
wire C[0:64];
|
||||||
|
buf (C[0], SnA);
|
||||||
|
|
||||||
|
genvar i;
|
||||||
|
generate
|
||||||
|
for (i = 0; i < 64; i = i + 1)
|
||||||
|
begin : add64_gen_loop
|
||||||
|
wire B_xor;
|
||||||
|
xor (B_xor, B[i], SnA);
|
||||||
|
FULL_ADDER add64_inst(Y[i], C[i+1], A[i], B_xor, C[i]);
|
||||||
|
end
|
||||||
|
endgenerate
|
||||||
|
|
||||||
|
buf (CO, C[64]);
|
||||||
|
|
||||||
endmodule
|
endmodule
|
||||||
|
|
||||||
@ -42,7 +56,20 @@ input [`DATA_INDEX_LIMIT:0] A;
|
|||||||
input [`DATA_INDEX_LIMIT:0] B;
|
input [`DATA_INDEX_LIMIT:0] B;
|
||||||
input SnA;
|
input SnA;
|
||||||
|
|
||||||
// TBD
|
// carry-in bits for each 1-bit full adder
|
||||||
|
wire C[0:32];
|
||||||
|
buf (C[0], SnA);
|
||||||
|
|
||||||
|
genvar i;
|
||||||
|
generate
|
||||||
|
for (i = 0; i < 32; i = i + 1)
|
||||||
|
begin : add32_gen_loop
|
||||||
|
wire B_xor;
|
||||||
|
xor (B_xor, B[i], SnA);
|
||||||
|
FULL_ADDER add32_inst(Y[i], C[i+1], A[i], B_xor, C[i]);
|
||||||
|
end
|
||||||
|
endgenerate
|
||||||
|
|
||||||
|
buf (CO, C[32]);
|
||||||
|
|
||||||
endmodule
|
endmodule
|
||||||
|
|
||||||
|
Loading…
x
Reference in New Issue
Block a user